LATCH VS FLIP-Flop
Le verrou et les tongs sont des blocs de construction de base des circuits logiques séquentiels, d'où la mémoire. Un circuit logique séquentiel est un type de circuit numérique qui répond non seulement aux entrées actuelles, mais à l'état actuel (ou passé) du circuit. Afin d'atteindre cette fonctionnalité, le circuit doit être en mesure de conserver son état comme des informations binaires.
En savoir plus sur les verrous
La propriété de base d'un dispositif de mémoire est qu'il devrait être en mesure de conserver ses sorties à un état fixe jusqu'à ce qu'il soit invité à changer. Cette fonction est fournie par un circuit logique bistable. Autrement dit, il a deux états stables; un état défini et un état de réinitialisation. Par convention, l'état défini est considéré comme 1 et l'état de réinitialisation est considéré comme 0. Un tel élément de circuit est connu comme un verrou; analogue à un dispositif mécanique accordé les objets à une position fixe.
Latch set-réinitialisation de base (verrou SR) est la forme la plus simple des circuits bistables. Les verrous JK et D sont deux autres types de verrous. Leur opération est commodément exprimée par une table de vérité. Il s'agit d'une représentation tabulaire de tous les résultats possibles pour différents états d'entrée.
Un verrou de base modifie sa valeur chaque fois que les entrées correctes sont données. Cela pose des problèmes pour contrôler le bit de données stocké dans le verrou dans un grand circuit. Plus de contrôle sur le circuit bistable peut être introduit en passant chaque entrée à travers une porte et. En contrôlant la porte et en utilisant un autre signal, les entrées peuvent être autorisées aux événements souhaitables. Cette entrée supplémentaire est connue sous le nom de l'activation, et un verrou configuré de cette manière est connu comme un verrou chronométré ou un verrou fermé. Habituellement, l'activation est contrôlée par une horloge, qui est un signal numérique avec des intervalles souhaitables d'états élevés (1) et bas (0).
Pour un D-Latch, chaque fois que l'horloge est à l'état élevé, la sortie suppose l'état élevé pour chaque état élevé des entrées. Ce comportement est appelé transparence. Dans certaines applications, la transparence des verrous est un inconvénient.
En savoir plus sur les tongs
Il est souvent nécessaire d'avoir la capacité de goûter l'entrée à un instant spécifique et de conserver la valeur en interne. En raison de la transparence, le verrou réagit à tout événement se produisant à l'état élevé de l'horloge. En tant que solution, les circuits bistables déclenchés sur le bord montant ou le bord de la chute de l'impulsion d'horloge peuvent être utilisés. Ces circuits sont appelés tongs, qui sont synchrones avec le bord d'une impulsion d'horloge. Par conséquent, les tongs sont également connues sous le nom de circuits multivibrants bistables synchrones. D'un autre côté, les verrous sont des circuits multivibrants bistables asynchrones.
Correspondant au fonctionnement des verrous, les flops Sr, JK, D et T sont également conçus.
Quelle est la différence entre les verrous et les tongs?
• Le verrou est un circuit multivibrateur bistable asynchrones, et une bascule est un circuit multivibrateur bistable synchrone.
• Dans les verrous, l'état retenu peut changer à n'importe quel instant lorsque l'activation est à l'état élevé, mais en tongs, l'état conservé ne peut changer qu'au bord de la montée ou le bord de la chute du signal d'horloge donné comme entrée de l'entrée activer.